桂林电子科技大学-824计算机组成原理+计算机网络【2017】考研真题

2023-06-20 999+ 190.12KB 7 页
侵权投诉
1页 共 7
桂林电子科技大学
2017 年硕士研究生统一入学考试试题
科目代码:
824
科目名称:
计算机组成原理+计算机网络
A 卷
注意:答案必须全部写在答题纸上,写在试题上无效;答案要标注题号,答题纸要填写姓名和考号,并标注
码与总页数;交卷时,将答题纸与试题一起装入试卷袋,密封签字。
计算机组成原理
一、单项选择题(本大题共 5 小题,每小题 2 分,共 10 分。在每小题的四个备选答案中选出一
符合题意的,并将其前面的序号填在答题纸上。)
1. 完整的计算机系统包括( )。
① 运算器、存储器、控制器 ② 外部设备和主机
③ 主机和实用程 ④ 硬件系统和软件系统
2. 若机器字长为 32 位,在浮点数据表示时阶符占 1 位,阶码值占 7 位,数符占 1 位,尾数值占
23 位,阶码用移码表示,尾数用原码表示,则该浮点数格式所能表示的最小负数
① -1 ② -2-151 ③ –(1-2-23)×2127 ④ –2127
3. 有关高速缓冲存储器 Cache 的说法正确的是( )。
只能在 CPU 以外 CPU 内外都可设置 Cache
只能在 CPU 以内 若 Cache 存在,CPU 就不能再访问主存
4. 某指令系统中指令字长均为 16 位,每个操作数的地址码长 6 位,设系统有双操作数指令
操作数指令和无操作数指令三类若双操作数指令有 14 条,无操作数指令有 130 条问单操作数
指令最多可设计( )条。
① 125 ② 126 ③ 127 ④ 128
5.在 CPU 中,用来保存运算器的运算结果状态、程序运行时的工作状态及机器的状态信息的寄
器是( )。
程序计数器 PC 指令寄存器 IR 地址寄存器 AR 状态字寄存器 PSW
二、填空题(本大题共 5 小题。每小题 2 分,共 10 分。把答案填在答题纸上
1. 计算机硬件由运算器、控制器、存储器、输入设备和输出设备等五大部件组成,运算器的核心
部件是 ① ,控制器的核心部件是 ② 。
2. 若 x=-0.1100010,则[x]= ① ,[x]= ② 。
3. 计算用 4 体(M0M1,M2,M3)交叉存储器,当 CPU 访问存储器的十六进制的地址码是
72A5 时,选中的是 体存储器。
2页 共 7
4. 计算机能够直接识别和执行的唯一计算机语言
5. 水平型微指令格式由 两大部分组成,其中后者又由 P 字段和直接微地址两部分
组成。
三、用一台 40MHz 处理机执行标准测试程序,程序所含的混合指令数和每类指令的 CPI 如下表所
示,求有效 CPI、MIPS 速率和程序的执行时间。 (共 10 分)
指令类型
整数运算
数据传送
浮点操作
控制传送
指令数
45000
32000
15000
8000
CPI
1
2
2
2
四、设有一台计算机,其指令长度为 16 位,有一类 RS 型指令的格式如下:
9 8
7 6
5 0
R
MOD
A
其中,OP 操作码,占 6 位;R 为寄存器编,占 2 位,可访问 4 不同的通用寄存器;MOD 为
寻址方式,占 2 位,与形式地址 A 一起决定源操作数,规定如下:
MOD=00,为立即寻址,A 为立即数
MOD=01,为相对寻址,A 为位移量
MOD=10,为变址寻址,A 为位移量
如下图所示,假定要执行的指令为加法指令,存放在 1000H 单元中形式地址 A 的编码为 02H,
其中 H 表示十六进制数。该指令执行前存储器和寄存器的存储情况如下图所示,假定此加法指令
的两个源操作数中一个来自于形式地址 A 或者主存,另一个来自于目的寄存器 R0,并且加法的结
果一定存放在目的寄存器 R0中。
地址
内容
1000H
指令代码
2000H
1001H
1000H
变址寄存器 Rx
1002H
1100H
1003H
1200H
0100H
R0
2001H
2000H
2002H
3000H
在以下几种情况下,该指令执行后,R0 PC 的内容为多少? 共 10 分)
3页 共 7
(1)若 MOD=00,(R0)= ;
(2)若 MOD=01,(R0)=
(3)若 MOD=10,(R0)= ;(PC)= 。
五、设主存储器容量为 64M 字,字长为 64 位,模块数 m=8,分别用顺序方式和交叉方式进行组织
主存储器的存周期 T=100ns,数据总线宽度为 64 位,总线传送周期τ=50ns。若按地址顺序
续读取 16 个字,问顺序存储器和交叉存储器的带宽各是多少?共 10 分)
六、单总线结构机器的数据通路如下图所示。其中,IR 为指令寄存器,PC 为程序计数器,MAR 为
主存地址寄存器,MDR 为主存数据缓冲寄存器,R0Rn-1 为 n 个通用寄存器,Y 为 ALU 的输入数据暂
存寄存器,Z 为 ALU 的结果暂存寄存器,SR 为状态寄存器
画出加法指令“ADD Rd,(mem)”的指令周期流程图,其含义是将 Rd 中的数据与以 mem 为
址的主存单元的内容相加,结果传送至目的寄存器 Rd。
(共 10 分)
七、CPU 的地址总线为 16 根(A15~A0,A0为低位),双向数据总线为 8 根(D7~D0),控制总线中与
存有关的信号有
MREQ
(允许访存低电平有效
WR/
(高电平为读命令,电平为写命令
主存地址空间分配如下:0~8191 为系统程序区,由只读存储芯片组成;8192~32767 为用户程序
区;最后(最大地址)2K 地址空间为系统程序工作区。上述地址为十进制,按字节编址。现有如下
存储器芯片:(共 15 分)
摘要:

第1页共7页桂林电子科技大学2017年硕士研究生统一入学考试试题科目代码:824科目名称:计算机组成原理+计算机网络A卷注意:答案必须全部写在答题纸上,写在试题上无效;答案要标注题号,答题纸要填写姓名和考号,并标注页码与总页数;交卷时,将答题纸与试题一起装入试卷袋,密封签字。计算机组成原理一、单项选择题(本大题共5小题,每小题2分,共10分。在每小题的四个备选答案中选出一个符合题意的,并将其前面的序号填在答题纸上。)1.完整的计算机系统包括()。①运算器、存储器、控制器②外部设备和主机③主机和实用程序④硬件系统和软件系统2.若机器字长为32位,在浮点数据表示时阶符占1位,阶码值占7位,数符占1...

展开>> 收起<<
桂林电子科技大学-824计算机组成原理+计算机网络【2017】考研真题.pdf

共7页,预览3页

还剩页未读, 继续阅读

声明:研友网所有资料均为用户上传分享,仅供参考学习使用,版权归原作者所有。若侵犯到您的权益,请告知我们处理!任何个人或组织,在未征得本平台同意时,禁止复制、盗用、采集、发布本站内容到任何网站、书籍等各类媒体平台。
/ 7
客服
关注